电沉积程序
预处理后,在不同的电流密度(4 mA/cm 2、5 mA/cm 2、7
mA/cm 2、10 mA/cm 2和15 mA/cm 2 )下进⾏电化学沉积
(ECD)⼯艺) 在的时间段内。低电流密度条件(4 mA/cm 2)
和中等电流密度条件(7 mA/cm 2 )的电沉积间隔分别为30
min和10 min。
TSV制作流程会涉及到深刻蚀、PVD、CVD、铜填充、微凸点及RDL电 镀、清
洗、减薄、键合等⼆⼗余种设备,其中通孔制作、绝缘层/阻挡层/ 种⼦层的沉
积、铜填充、晶圆减薄、晶圆键合等⼯序涉及的设备为关 键,在某种程度上
直接决定了TSV的性能指标。
嵌⼊式玻璃扇出与集成天线封装
玻璃通孔还可以在玻璃上制作空腔,进⽽为芯片的封装提供⼀种嵌⼊ 式玻璃扇
出(eGFO)的新⽅案。2017年乔治亚理⼯率先实现了用于⾼I/O 密度和⾼频多芯
片集成的玻璃面板扇出封装。该技术在70um厚、⼤小为 300mm*300mm的玻璃
面板上完成了26个芯片的扇出封装,并有效的控 制芯片的偏移和翘曲。2020年
云天半导体采用嵌⼊式玻璃扇出技术开了 77GHz汽⻋雷达芯片的封装,并在此
基础上提出了⼀种⾼性能的天线封装 (AiP)⽅案。